SK海力士发力HBM4,全新封装技术或破性能瓶颈

资讯 » 新科技 2026-03-03

IT之家 3 月 3 日消息,据韩媒 ZDNet 今天报道,三星电子与 SK 海力士正在激烈竞争 HBM4 的市场主导权,两家公司正在谋求技术变革,比拼谁能更快地赢得市场认可。


据报道,制约 HBM4 性能的关键在于 I/O 数量翻倍至 2048 个,虽然这一扩展提升了带宽,但更高密度的 I/O 走线也增加了信号干扰风险,同时电压传输方面的挑战也使得底层逻辑芯片向顶部 DRAM 层供电变得更加复杂。

据悉,SK 海力士正在为 HBM4 以及未来产品开发全新封装方案,核心措施包括提升 DRAM 厚度、缩小层间距。前者主要是将部分上层 DRAM 增加厚度,旨在提升整体稳定性;而后者则是在不增加整体封装厚度的前提下提高供电效率,能够加快数据传输速度并减少能耗。

不过间距缩小也带来了新挑战。更窄的间隙会让 MUF(IT之家注:模塑底部填充材料)更难稳定注入,可能导致缺陷产生

为了解决这种问题,SK 海力士正在研发全新封装技术,核心理念是维持稳定良率,近期内部测试较为积极。

若该技术成功商业化,则有助于 HBM4 及后续产品中缩小 DRAM 间距、突破技术瓶颈,无需大规模资本支出即可提升 HBM4 的性能



免责声明:本网信息来自于互联网,目的在于传递更多信息,并不代表本网赞同其观点。其内容真实性、完整性不作任何保证或承诺。由用户投稿,经过编辑审核收录,不代表头部财经观点和立场。
证券投资市场有风险,投资需谨慎!请勿添加文章的手机号码、公众号等信息,谨防上当受骗!如若本网有任何内容侵犯您的权益,请及时联系我们。